« Previous - Version 3/21 (diff) - Next » - Current version
Dmitry Smekhov, 07/02/2011 02:37 pm


Проект DS_DMA

Назначение

Разработка контроллера шины PCI Express для ПЛИС Virtex 5, Virtex 6 фирмы Xilix.

Основные свойства

  • Шина PCI Express 1.1 или 2.0 x8
  • Два адресных пространства: BAR0, BAR1
  • Доступ к регистрам возможен только одиночными 32-х разрядными командами
  • Локальная шина 64 или 128 разрядов, 266 МГц
  • Два независимых двунаправленных канала DMA
  • Канал DMA работает только в режиме SCATTER-GATHER
  • Минимальный блок данных для канала DMA - 4 kB
  • Дескрипторы объединены в блок дескрипторов. Максимальное число дескрипторов в блоке - 63
  • Канал DMA использует 40 разрядные адреса

Описание

IP Core

  • pcie_core64_m1 - PCI Express v1.1 x8, Virtex 5, локальная шина 64 разряда

Проекты

Доступ к исходным текстам

Доступ к исходным текстам возможен через Subversion: http://svn.1gb.ru/ds-dma
Логин: guest
Пароля нет.

Доступ к автоматической документации
[http://src.ds-dev.ru/projects/ds_dma/ambpex5_v20_sx50t_core/classambpex5__v20__sx50t__core.html] - ambpex5_v20_sx50t_core
[http://src.ds-dev.ru/projects/ds_dma/core/classpcie__core64__m2.html] - pcie_core64_m1

Дополнительно