Wiki
Version 1 (Dmitry Smekhov, 06/15/2011 08:28 pm)
| 1 | 1 | h1. Проект DS_DMA |
|
|---|---|---|---|
| 2 | 1 | ||
| 3 | 1 | h2. Назначение |
|
| 4 | 1 | ||
| 5 | 1 | Разработка контроллера шины PCI Express для ПЛИС Virtex 5 фирмы Xilix. |
|
| 6 | 1 | ||
| 7 | 1 | h2. Основные свойства |
|
| 8 | 1 | ||
| 9 | 1 | * Шина PCI Express 1.1 x8 |
|
| 10 | 1 | * Два адресных пространства: BAR0, BAR1 |
|
| 11 | 1 | * Доступ к регистрам возможен только одиночными 32-х разрядными командами |
|
| 12 | 1 | * Локальная шина 64 разряда, 266 МГц |
|
| 13 | 1 | * Два независимых двунаправленных канала DMA |
|
| 14 | 1 | * Канал DMA работает только в режиме SCATTER-GATHER |
|
| 15 | 1 | * Минимальный блок данных для канала DMA - 4 kB |
|
| 16 | 1 | * Дескрипторы объединены в блок дескрипторов. Максимальное число дескрипторов в блоке - 63 |
|
| 17 | 1 | * Канал DMA использует 40 разрядные адреса |
|
| 18 | 1 | ||
| 19 | 1 | h2. Описание |
|
| 20 | 1 | ||
| 21 | 1 | * [[Структурная схема]] |
|
| 22 | 1 | ||
| 23 | 1 | * [[Адресное пространство]] |
|
| 24 | 1 | ||
| 25 | 1 | * [[Регистры управления]] |
|
| 26 | 1 | ||
| 27 | 1 | h2. Публикации |
|
| 28 | 1 | ||
| 29 | 1 | h2. Доступ к исходным текстам |
|
| 30 | 1 | ||
| 31 | 1 | Доступ к исходным текстам возможен через Subversion |
|
| 32 | 1 | ||
| 33 | 1 | ||
| 34 | 1 | h2. Документация на компоненты |